你所重視的,1111為你準備好,各種優質福利的公司,照顧辛苦工作的你。
-
- 日期
- 職務名稱
- 工作地區
- 12/15
- 助理工程師(約聘)M1
- 新竹市東區
- 瑞昱半導體股份有限公司
- 工作經歷不拘,學歷不拘,月薪 28,590~52,000元0 ~ 10 人次主動應徵
工作項目: 協助測試, 焊接, 量產 PCB維護。 應徵條件: 1. 專科以上; 電機工程、電信工程、電控工程、電子工程、資訊工程、資訊科學、動力機械、自動控制、通訊工程相關科系畢業為主。
- 12/15
- Senior SoC Verification Engineer
- 新竹市東區
- 瑞昱半導體股份有限公司
- 2年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
Joining in specification definition, designing verification platform, developing behavioral models, and responsible for system and functional verification
- 12/15
- SoC Verification Engineer
- 新竹市東區
- 瑞昱半導體股份有限公司
- 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
1.Writing behavioral model 2.Responsible for functional verification
- 12/15
- 助理工程師(約聘)M2
- 新竹市東區
- 瑞昱半導體股份有限公司
- 工作經歷不拘,學歷不拘,月薪 28,590~52,000元0 ~ 10 人次主動應徵
工作項目: 1. IC RMA初判分析。 2. PCB量測/驗證。 3. PCB備料。 4. 高/低電壓、高/低溫、chamber corner實驗。 5. PCB rework焊接。 6. IC demount and reball. 7. 其他動態支援。 應徵條件: 1. 學士以上; 電子電機相關科系畢業為主。 2. 熟悉 Microsoft office.
- 12/15
- 助理工程師(約聘)
- 台北市中山區
- 瑞昱半導體股份有限公司
- 工作經歷不拘,學歷不拘,月薪 28,590~52,000元0 ~ 10 人次主動應徵
工作內容: 1. Linux based IP-STB software platform SDK驗證 2. RDK Video projects TDK (Test Development Kit)驗證 3. OTT application (Netflix/YouTube/Disney plus/…)產品整合 4. Validation of multimedia software development 5. 客戶IP STB專案問題查驗 應徵條件: 1. 對多媒體播放軟體有興趣者 2. 具shell script, C/C++經驗者佳
- 12/15
- 可測試設計 (DFT) 工程師 / 資深工程師
- 新竹市東區
- 瑞昱半導體股份有限公司
- 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
(1) 碩士以上電機、資訊相關科系畢業。 (2) 熟悉 Verilog RTL、Synthesis、Simulation、Timing Analysis 等相關 IC Design Flow。 (3) 熟悉 Design for Testability 技術,包含 Scan / ATPG、Delay Test、Memory BIST、Boundary Scan、Diagnosis 等。 (4) 有 DFT Tools (如 DFT Compiler、TetraMAX、BSD Compiler、FastScan、TestKompress、MBISTArchitect) 使用經驗者佳。 (5) 積極負責、勇於迎接挑戰,對於 Nanometer / SoC DFT Implementation、開發及推廣設計流程有興趣者。
- 12/15
- 可測試設計 (DFT) 工程師 / 資深工程師(台南)
- 台南市新市區
- 瑞昱半導體股份有限公司
- 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
(1) 碩士以上電機、資訊相關科系畢業。 (2) 熟悉 Verilog RTL、Synthesis、Simulation、Timing Analysis 等相關 IC Design Flow。 (3) 熟悉 Design for Testability 技術,包含 Scan / ATPG、Delay Test、Memory BIST、Boundary Scan、Diagnosis 等。 (4) 有 DFT Tools (如 DFT Compiler、TetraMAX、BSD Compiler、FastScan、TestKompress、MBISTArchitect) 使用經驗者佳。 (5) 積極負責、勇於迎接挑戰,對於 Nanometer / SoC DFT Implementation、開發及推廣設計流程有興趣者。
- 12/15
- Switch/Router/Gateway數位IC設計工程師
- 新竹市東區
- 瑞昱半導體股份有限公司
- 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
(1)大學以上電機、電子、資工、通訊相關系所畢 (2)熟悉或對 SoC ( Memory controller, On-chip bus architecture, Re-used IP ..), Ethernet, TCP/IP, NAT, QoS, Network processor/protocols/Architecture 有興趣者
- 12/15
- WLAN數位IC驗證工程師
- 新竹市東區
- 瑞昱半導體股份有限公司
- 1年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
(1)MS degree or above with EE or CS background (2)1 year experience or above in IC design/verification (3)Familiar with SystemVerilog and Vera. Verilog or VHDL familiarity an advantage (4)Good knowledge on Wireless communication or architecture. (5)TCL/Perl coding experience is a plus
- 12/15
- 測試工程師(約聘)M1
- 新竹市東區
- 瑞昱半導體股份有限公司
- 1年以上工作經歷,學歷不拘,月薪 28,590~52,000元0 ~ 10 人次主動應徵
工作項目: 1. TV、STB產品軟硬體測試與驗證。 2. 測試案例及測試SOP撰寫。 3. 支援客戶端On-Side Support及Field Try測試。 應徵條件: 1. 大學以上;資訊工程、資訊科學、通訊工程相關科系畢業為主。 2. 熟悉Office、Linux作業系統。 3. 具1年以上多媒體產品、手機或PAD相關產品測試經驗。 4. 曾操作Fluke、Chroma、Shibasoku…等測試儀器者為佳。
- 12/15
- ESD資深工程師、副理
- 新竹市東區
- 瑞昱半導體股份有限公司
- 3年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
徵才條件: 1. 碩士,大學,研究所均為電子電機相關科系畢業 2. 具3年以上相關工作經驗 3. 具備元件物理相關課程學分 4. 熟悉電子學或電子電路設計 5. 具積體電路 ESD 相關問題處理經驗或 I/O 電路設計經驗者尤佳 工作項目: 1. IC ESD、Latch up Review與改善 2. I/O Pads Design
- 12/15
- 測試工程師(約聘)M2
- 新竹市東區
- 瑞昱半導體股份有限公司
- 1年以上工作經歷,學歷不拘,月薪 28,590~52,000元0 ~ 10 人次主動應徵
工作項目: 1. 產品功能及 APP Certification測試。 2. 測試案例、測試 SOP撰寫。 3. 需配合出差及客戶端現場支援。 應徵條件: 1. 學士以上; 科系不拘。 2. 熟悉 Linux、Office,以及 Linux基本語法及指令。 3. 熟悉 None. 4. 具1年以上 Media Playback及 Android相關應用產品測試經驗者佳。
- 12/15
- 多媒體測試助理工程師(約聘)
- 新竹市東區
- 瑞昱半導體股份有限公司
- 工作經歷不拘,學歷不拘,月薪 28,590~52,000元0 ~ 10 人次主動應徵
工作項目: Linux / Android系統各功能測試與認證測試。 應徵條件: 1. 學士以上; 資訊工程、資訊科學等相關科系畢業為主。 2. 具 Android或 Linux平台測試經驗者佳 相關經驗者為佳。 3. 具 C語言或其他程式語言撰寫能力者佳。
- 12/15
- 微處理器設計工程師R1
- 新竹市東區
- 瑞昱半導體股份有限公司
- 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
職稱:微處理器設計工程師(Processor Design Engineer) 徵才條件: 1. 碩士以上電機資訊相關科系畢 2. 熟悉 Verilog RTL 及 Synthesis, Simulation 等相關 IC Design Flow 3. 熟悉 Computer Architecture 4. 有下列經驗者更佳: (1)Microprocessor或DSP相關硬體設計 (2)On-chip Bus, DDR/Flash Memory Controller, PCIE, USB等設計
- 12/15
- 處理器系統晶片工程師R1
- 新竹市東區
- 瑞昱半導體股份有限公司
- 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
工作項目: 負責下列工作之一 1. SoC 平台開發及產品線支援。 2. 微處理器開發。 3. 低功耗軟體平台開發。 應徵條件: 1. 碩士以上;電機、資訊科學、資訊工程、電子相關科系畢業為主。 2. 熟悉 Verilog RTL及Synthesis, Simulation, Verification 等相關 IC Design Flow. 3. 熟悉 Computer Architecture 4. 具下列經驗者尤佳: (1) On-chip Bus, DDR/Flash Memory Controller, PCIE, USB等設計 (2) Embedded system軟體開發 (3) ARM CPU 與 ARM/Imagination GPU 整合 (MD1430014)
- 12/15
- Switch數位IC設計工程師C2
- 新竹市東區
- 瑞昱半導體股份有限公司
- 2年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
工作項目: Switch/PON 數位IC設計 應徵條件: 1. 碩士以上,電機工程、電信工程、電子工程、通訊工程相關科系畢業為主 2. 具基本的DATA Communication通訊知識為佳 3. 具RTL電路設計、驗證、合成經驗 4. 熟悉邏輯、電子與電路設計等相關經驗者為佳
- 12/15
- 測試工程師(約聘)M3
- 新竹市東區
- 瑞昱半導體股份有限公司
- 工作經歷不拘,學歷不拘,月薪 28,590~52,000元0 ~ 10 人次主動應徵
工作項目: 1.協助DDT及Smoke Test。 2.協助Regular Test - Video/Audio Basic Test。 3.協助IOP Test、協助RD複製問題。 應徵條件: 1. 專科以上; 科系不拘。 2. 熟悉 Office。 3. 熟悉 None。 4. 無測試經驗可,惟若具有相容性及基本消費型電子測試經驗尤佳。
- 12/15
- IC線路設計工程師R1
- 新竹市東區
- 瑞昱半導體股份有限公司
- 2年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
工作項目: 1. RMA, HTOL問題協助排除。 2. ESD/EOS可靠度問題協助排除。 3. power/PCB ESD相關 SI/PI分析 (Cable ESD)處理。 應徵條件: 1. 碩士以上;電機電子相關系所畢業為主;曾修習電子電路設計、半導體物理、元件物理課程。 2. 具2年以上半導體可靠度相關經驗者為佳。 3. 具處理 IC ESD or System ESD問題處理經驗者尤佳。
- 12/15
- Ethernet Switch硬體系統資深工程師(PAM4 Serdes)
- 新竹市東區
- 瑞昱半導體股份有限公司
- 5年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
工作項目: 200G/400G/800G Ethernet Switch硬體系統設計。 應徵條件: 1. 學士以上; 電機、電信、電控、電子、資訊、通訊等相關科系畢業為主。 1. 具5年以上高速 Ethernet Switch(200G/400G/800G/PAM4)硬體系統設計開發驗證經驗。 2. 熟悉高速訊號系統 NRZ與 PAM4 Serdes量測或模擬,與 compliance驗證流程之實務經驗。 3. 具制定與執行高速介面 NRZ/PAM4 serdes test plan之能力。 4. 具備機架式產品或伺服器/資料中心 module產品經驗尤佳。 5. 具備各種高速 Serdes介面,如 PCIE4.0/5.0/6.0、USB3.1/4.0之產品實作測試經驗尤佳。 6. 具備理解 IC內部不同介面運作原理、debug或參數調整能力尤佳。 7. 具備理解 PAM4 DSP架構運作原理與處理實務之能力尤佳。 8. 熟悉 OrCAD、PowerPCB/Allegro Layout。
- 12/15
- IC Layout工程師CT1
- 新竹市東區
- 瑞昱半導體股份有限公司
- 5年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
工作項目: 1. 先進製程標準元件庫電路佈局。 2. 先進製程記憶體電路佈局。 3. 客製化IP電路佈局與實現。 4. Fully Layout environment、flow and utility build-up. 5. In-house PDK development. 應徵條件: 1. 大學或專科以上;科系不拘,電機、電機與控制、電信、電子、資工、資訊相關科系畢業為佳。 2. 具5年以上下列相關經驗者為佳: (1) 熟悉 Virtuoso XL/Laker Layout editor使用。 (2) 具備 Physical verification(DRC LVS)驗證與修正能力,先進製程尤佳。






