1111人力銀行交大專區 交大專區

► 分頁查詢
搜尋更多工作
  • 收藏工作我的收藏
  • 目前排序:
  • 切換到列表  筆/每頁
  • 128 / 1248 頁,共 24946 筆
  • 日期
  • 職務名稱
  • 工作地區
  • 7/23
  • 藍牙韌體設計工程師C3
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: BT NIC/Soc藍芽耳機標準/客製化開發,包含 follow BT SIG spec、音訊及DSP 處理,使用者行為模式定義,以及支援客戶端需求。 應徵條件: 碩士以上; 科系不拘。

  • 7/23
  • 系統設計工程師R1
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: 1. 數位電路演算法開發驗證. 2. verilog/RTL coding. 3. 數位演算法開發驗證. 應徵條件: 1. 碩士以上; 電機工程、電信工程、電控工程、電子工程、資訊工程、資訊科學、自動控制、通訊工程相關科系畢業為主。 2. 熟悉 matlab, verilog, RTL, C. 3. 熟悉 scope, spectrum,signal generator. 4. 具下列相關經驗者尤佳: (1) 有類比電路數位校正演算法開發經驗。 (2) 有 verilog/RTL coding經驗。 (3) 熟悉 RFIC類比電路架構。 (4) 有相關電路驗證經驗。 (5) 有 matlab開發演算法經驗。

  • 7/23
  • WiFi系統設計工程師C4
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 5年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: Wlan NIC驗證/量產/客戶問題解決。 應徵條件: 1. 碩士以上; 電機工程、電信工程、電控工程、電子工程、資訊工程、資訊科學、通訊工程等相關科系畢業為主。 2. 熟悉 Embedded System, ARM/MIPS CPU, Linux, C, Script, Makefile, and etc. 3. 熟悉 LA, Scope, CatC, and etc. 4. 具5年以上經驗, 從事下列主要工作內容者為佳: (1) PCIe/USB/SDIO MAC Protocol Analysis and PHY/PCB debug. (2) WiFi debug and Cowork with other department. (3) Customer Issue Analysis and Debug. (4) IC Mass Production Test Plan including CP/FT. (5) RMA IC Analysis and FA(Failure Analysis). (6) 另具以下條件者(多項尤佳) : a.) IC開發經驗。 b.) Familiar with PCIe/USB/SDIO interface spec and debug. c.) Familiar with WiFi Knowledge and Debug. d.) PCB Schematic and Layout. e.) C Programming. f.) Network protocol & concept. g.) 個性好相處,能融入團隊。

  • 7/23
  • 記憶體電路設計工程師
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 3年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: 1. FinFET製程記憶體設計開發。 2. 客製化記憶體設計開發。 3. 支援記憶體智財量產性能,良率提升。 應徵條件: 1. 碩士以上; 電機工程、電子工程相關科系畢業為主。 2. 熟悉 Hspice, Spectre, XA, Solido等 simulation tool, Virtuso, Laker等 layout tool. 3. 具3年以上下列經驗之一者為佳 (1) 熟知 CMOS元件與 SRAM/其他記憶元件特性。 (2) 熟稔並執行過 SRAM/CAM電路開發工作。 (3) 具 FinFET電路設計與佈局設計經驗。

  • 7/23
  • 系統設計工程師M2
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: 1.TV影像處理演算法與系統開發以及客戶支援。 2.TV系統整合以及相關IP的開發、驗證、量產與客戶支援。 3.Set-Top-Box相關系統整合、開發、驗證、量產與客戶支援。 應徵條件: 1.碩士, 學士, 專科以上,電機、電信、資訊科學、自動控制、通訊工程、資訊工程、電子、動力機械科系為主。 2.有影像處理、TV IC與IP開發和STB開發相關工作經驗者為佳。 3.須具備電腦C語言之技能。 (MD1330009)

  • 7/23
  • TV系統設計工程師M4
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 2年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: 1. DDR、TV/Mag SD 系統開發、驗證、量產 2. DDR、TV系統客戶問題支援 3.系統SI分析 應徵條件: 1. 大學以上;電機、電機與控制、自動控制、通訊工程、電信、資訊工程、電子、動力機械相關科系畢業為主。 2. 熟悉OrCAD, C, device driver。 3. 具2年以上DDR3/4, LowPower DDR IC 等系統開發驗證及測試相關經驗者為佳。

  • 7/23
  • Process IP Application Engineer
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 3年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作經驗:3年以上 工作項目: 1.Standard Cell Library 支援與維護 2.Memory Compiler 支援與維護 3.NVM (eFuse, OTP, eFlash) IP 支援與維護 應徵條件: 1.碩士及以上電機、資訊相關科系畢業 2.熟悉 Verilog語法與RTL Synthesis及Simulation 等相關數位IC Design Flow者佳 3.有Standard Cell Library、Memory Compiler及 NVM相關經驗者佳 4.有矽智財管理或合約管理相關經驗者佳

  • 7/23
  • 影像處理系統設計工程師
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: 視訊處理演算法開發, AI演算法開發, 演算法韌體實現。 應徵條件: 1. 碩士以上; 電機工程、電信工程、電控工程、資訊工程相關科系畢業為主。 2. 熟悉 C++, python, matlab. 3. 熟悉 image processing, machine learning, computer vision. 4. 熟悉 SOC/embedded system演算法開發。

  • 7/23
  • TV系統設計工程師M6
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 2年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: 1. DDR/eMMC/SD/NAND IP function spec制定與驗證。 2. CP/FT pattern for MP. 3. Customer issue and RMA處理。 應徵條件: 1. 學士以上; 電機工程、電子工程相關科系畢業為主。 2. 具2年以上 TV IC驗証/系統(HW)設計相關經驗者為佳。

  • 7/23
  • SSD驗證測試工程師
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 2年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: 1. SSD相關測試驗證。 2. 自動化測試環境開發。 3. 執行測試計畫,問題分析與追蹤。 4. 彙整測試紀錄與撰寫報告。 應徵條件: 1. 熟悉 SSD相關測試工具。 2. 熟悉電腦組裝與故障排除。 3. 熟悉 Windows與 Linux操作。 4. 具程式開發經驗與網路架構規劃佳。

  • 7/23
  • TV顯示系統設計工程師
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 1年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: 1. PQ調校。 2. driver/測試程式撰寫。 3. 光學量測及校正。 應徵條件: 1. 碩士以上; 電子、電機、資工、電信、電控、資科、動力機械、自動控制、機械系控制組等相關科系畢業為主。 2. 熟悉 C, C++, Python. 3. 具1-2年以上 TV, panel, 色彩, AI-CNN相關影像處理經驗者尤佳。

  • 7/23
  • TV系統設計工程師M1
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 2年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: 1. IC verification & development. 2. Driver development. 3. Customer support. 應徵條件: 1. 碩士以上;電機工程、電信工程、電控工程、電子工程、資訊工程、動力機械、自動控制、通訊工程相關科系畢業為主。 2. 具2年以上(1) SOC & Analog IP (2) Audio or video or 高速訊號相關經驗者為佳。

  • 7/23
  • IC Layout工程師R1
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: 1.Responsible for physical design, including fully custom layout and Auto Placement and Routing. 2.Verification and specification achieved. 應徵條件: 1.大學以上;電機, 電機與控制, 資訊科學, 自動控制, 通訊工程, 電信, 資訊工程, 電子相關科系畢業為主。 2.具相關工作經驗者為佳。 (MD1710005、MD1810021)

  • 7/23
  • Display韌體工程師(大直)
  • 台北市中山區
  • 瑞昱半導體股份有限公司
  • 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: 1. 協助客戶導入Scaler產品。 2. 協助客戶開發Monitor等相關Display產品之firmware. 應徵條件: 1. 學士以上; 電機工程、電信工程、電控工程、電子工程、資訊工程、資訊科學、動力機械、自動控制、通訊工程相關科系畢業為主。 2. 熟悉 C/8051 3. 具 C/8051 MCU相關經驗者為佳。

  • 7/23
  • IC Layout工程師C1
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: IC Fully Layout. 應徵條件: 1. 大學以上; 電機、電機與控制、電子等相關科系畢業為主。 2. 需會操作 Virtuoso XL/Mentor Calibre verification/Totem。 3. 具備 Fin-FET先進製程及 ESD、latch up、IR/EM相關知識。 4. 具 Mixed mode佈局相關經驗者尤佳。

  • 7/23
  • 封裝SI/PI/EMI工程師
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 4年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: 1. 負責封裝 SI/PI模擬,並協助優化封裝設計。 2. 負責封裝前期規劃,找出前瞻性封裝設計。 3. 負責 SI/PI Debug與量測等相關實驗。 應徵條件: 1. 碩士以上; 電機工程、電信工程、電控工程、電子工程、動力機械、自動控制、通訊工程等相關科系畢業為主。 2. 具 FCBGA/wBGA/QFN/QFP等相關封裝SIPI設計經驗。 3. 熟悉封裝 EM Simulation方法。

  • 7/23
  • SoC實體設計工程師C1
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: 1. Physical implementation. 2. Hierarchical floorplan. 3. Auto Place&Route. 4. Clock tree synthesis. 5. signal integrity analysis. 6. static timing analysis. 7. dynamic power analysis. 8. physical verification. 9. APR flow development. 應徵條件: 1. 碩士以上; 電機工程、電子工程、資訊工程、資訊科學相關科系畢業為主。 2. 熟悉 Synopsys EDA tool, Cadence EDA tool, Mentor Graphic tool, C/C++/perl/tcl. 3. 熟悉 SunOS, Solaris, Windows. 4. 無經驗可,惟具 EDA tool development, IC Physical implementation, IC digital design and APR相關經驗者尤佳。

  • 7/23
  • WLAN RF系統整合工程師
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 1.大學以上電機、電信相關科系畢業 2.工作項目:Wireless Lan demo board design, system integration and verification, auto-testing programming

  • 7/23
  • 無線通訊系統設計工程師
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: WLAN/LTE通訊系統設計、IC設計、系統驗證、客戶端問題追查 (WLAN/LTE PHY-related Algorithm, System Design and Verification) 應徵條件: 1. 碩士以上;電機工程、電信工程、電控工程、電子工程、資訊工程、通訊工程相關科系畢業為主 2. 具備2年以上通訊系統設計或IC設計相關經驗者為佳。 (MD1840048)(MD1440012)

  • 7/23
  • Switch系統設計工程師C1
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 2年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: 1. GbE Switch product line for Switch/Broadband project. 2. 10G/5G/2.5G/1G PHY驗證。 應徵條件: 1. 大學以上;電機、電機與控制、自動控制、通訊工程、電信、電子相關科系畢業為主。 2. 具2年以上相關工作經驗者為佳。