1111人力銀行交大專區 交大專區

► 分頁查詢
搜尋更多工作
  • 收藏工作我的收藏
  • 目前排序:
  • 切換到列表  筆/每頁
  • 798 / 1162 頁,共 23233 筆
  • 日期
  • 職務名稱
  • 工作地區
  • 2/6
  • <Data center>SerDes 資深韌體設計驗證工程師
  • 新竹市東區
  • 聯發科技股份有限公司
  • 6年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 1. 應用於I/O 小晶片的 SerDes 設計驗證工作. 包含從原型測試到量產晶片, 並與類比, 數位和演算法設計團隊合作. 2. 負責實現 SerDes 韌體設計, 以驗證連線效能和實現量產測試 3. 負責建立自動測試和資料分析, 以測試SerDes的晶片特性和分析失效晶片

  • 2/6
  • <Data center>Serdes系統架構研發工程師
  • 新竹市東區
  • 聯發科技股份有限公司
  • 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 1. 高速Serdes系統技術開發(200Gbps+), 包括電通訊與光通訊(optical interconnect) 2. 定義系統技術規格並與設計團隊(Analog, Digital, Algorithm)討論系統架構, 建立模型模擬評估 3. Serdes 關鍵技術評估與開發( e.g., Next Gen Serdes, optical nonlinearity compensation, CPO technology) 4. 協助Serdes IP驗證問題分析

  • 2/6
  • <Data center>Senior Signal and Power Integrity Engineer
  • 新竹市東區
  • 聯發科技股份有限公司
  • 8年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • We are looking for a highly experienced PISI Technical Leader to join our team. The ideal candidate will have extensive experience in Power Integrity and Signal Integrity, with a strong background in high-speed IO interface simulations and PDN analysis. As a PISI Technical Leader, you will guide customers through Signal Integrity and Power Integrity signoff, model and optimize system components, and collaborate with various teams to ensure optimal package, PCB, die, interposer, and substrate designs. 1. Guide customers to complete Signal Integrity and Power Integrity signoff. 2. Model and optimize vias, connectors, sockets, breakouts, and various system components using commercial tools. 3. Perform system-level signal integrity simulation in high-speed IOs such as PCIe, SerDes 4. Architect and simulate power delivery systems, including multiple dies, substrate, interposer, PCBs, and on-die PDN models. 5. Collaborate with multiple teams, including layout, design, and customers, to optimize package, PCB, die, interposer, and substrate designs.

  • 2/6
  • <Data center>Serdes 系統工程師
  • 新竹縣竹北市
  • 聯發科技股份有限公司
  • 2年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 1. 負責高速 Serdes相關開發, 包含驗證, 客戶支援 (熟悉架構, 韌體、除錯、優化及測試等工作項目) 2. 開發測試自動化 3. 協同團隊共同完成系統雛型建立及性能優化與調適 4. 達成客戶端產品導入,並支援產品量產

  • 2/6
  • <Data center>Technology Engineer(3.5D methodology)
  • 新竹市東區
  • 聯發科技股份有限公司
  • 5年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 1. Develop 3.5D methodology from RTL to GDS and Package 2. Coordinate Thermal and PI/SI team to deal with high power design 3. Execute the project at different phases

  • 2/6
  • <Data center>SIPI 工程師/資深工程師
  • 新竹市東區
  • 聯發科技股份有限公司
  • 2年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 1. 高速 SERDES SIPI 分析和整合 2. Core power PI 分析和整合

  • 2/6
  • <Data center>小封裝技術整合工程師
  • 新竹市東區
  • 聯發科技股份有限公司
  • 4年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 1. 熟悉 2.5D 或是 3D 封裝技術, 開發和量產經驗 2. 從系統架構優劣比較, SIPI 或是測試或是 thermal 角度來提供適合的封裝技術

  • 2/6
  • <Data center>系統架構工程師
  • 新竹市東區
  • 聯發科技股份有限公司
  • 4年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 1. 負責高速UCIE,SERDES相關開發, 包含架構定義, 驗證, 客戶支援(熟悉架構, 韌體、除錯、優化及測試等工作項目) 2. 透過模擬來定義架構與規格 ( Matlab ) 3. 開發測試自動化 4. 協同團隊共同完成系統雛型建立及性能優化與調適 5. 達成客戶端產品導入,並支援產品量產

  • 2/6
  • <Data center>系統與量產資深工程師
  • 新竹市東區
  • 聯發科技股份有限公司
  • 4年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • •重點開發技術: 系統軟韌體開發、高速資料實體層(physical layer) 資料傳輸軟體開發、優化硬體效能及產品量產品質控管 •主要目標: 完成Enterprise/AI/xPU等相關產業客製化IC的軟韌體開發與系統整合,並協助客戶產品量產 •負責新產品的系統設計與開發,確保符合公司及客戶的需求 •協助量產過程中的技術問題解決,並提供專業建議以提升生產效率與品質 •與跨部門團隊合作,確保產品從設計到量產的順利過渡 •分析並改善現有系統和流程,以提高產品質量和生產效率 •參與產品測試和驗證,確保產品符合相關標準和規範

  • 2/6
  • <Data center>混合信號數位IC設計工程師(Serdes, 高速介面)
  • 新竹市東區
  • 聯發科技股份有限公司
  • 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 1. Serdes/High speed interface related PHYD IP architecture planning. 2. Serdes/High speed interface related PHYD IP RTL coding. 3. Serdes/High speed interface related PHYD IP front-end and back-end integration. 4. Co-work with MAC design team and DV team for IP verification. 5. Co-work with Analog design team for PHY co-simulation.

  • 2/6
  • <Data center>通訊系統演算法開發資深工程師/技術副理
  • 新竹市東區
  • 聯發科技股份有限公司
  • 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 【About the Role】 Join our cutting-edge team to shape the future of communication technologies. As a key member of our engineering team, you will be at the forefront of developing innovative baseband algorithms, designing robust Ethernet or PCIe/USB4 PHY systems. Your expertise will drive the creation of low-power, high-speed communication systems and advance the digital signal processing of mixed-signal systems. Additionally, you will play a pivotal role in representing our company at IEEE/OIF standard meetings, influencing the future of communication standards. With the rapid advancement of Generative AI, the demand for high-speed Serializer/Deserializer (SerDes) in data center applications is skyrocketing. This trend presents significant business opportunities, and you will be instrumental in capitalizing on these developments. 【Key Responsibilities】 1. Develop state-of-the-art baseband algorithms to enhance communication system performance. 2. Architect and design Ethernet or PCIe/USB4 PHY systems, focusing on system efficiency and reliability. 3. Lead communication system verification efforts to ensure system integrity and performance. 4. Innovate in architecture and algorithm design for low-power, high-speed communication systems. 5. Apply digital signal processing techniques to optimize mixed-signal system functionality. 6. Actively participate in IEEE/OIF standard meetings, contributing to the development of industry standards. 7. Leverage the trend of Generative AI to drive the development of high-speed SerDes solutions for data center applications.

  • 2/6
  • <Data center>資深D2D架構設計師
  • 台北市內湖區
  • 聯發科技股份有限公司
  • 8年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 1. Researching and crafting architecture solutions for die-to-die and chip-to-chip communication, optimizing for performance, area, power, security, and resiliency 2. Working with other design teams to define interfaces and flows between D2D blocks and the rest of the chip 3. Architectural modeling, validation, definition and documentation 4. Driving implementation across design, verification, firmware and software teams

  • 2/6
  • <Data center>資深D2D高速介面設計工程師
  • 台北市內湖區
  • 聯發科技股份有限公司
  • 4年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 1. Develop Die-to-die and UCIe digital IP for HPC SOC. 2. Integration of D2D controller and PHY to timing closure and DFT. 3. Define interface specifications, creating comprehensive verification plans, and support integration and physical implementation. 4. Work closely with multiple teams such as mixed mode designers and Firmware engineers.

  • 2/6
  • <Data center>資深數位設計工程師 - Ethernet MAC
  • 新竹市東區
  • 聯發科技股份有限公司
  • 4年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 1. Develop Ethernet MAC for HPC networking applications. 2. Work closely with architecture, verification and physical teams from specification to implementation.

  • 2/6
  • <Data center>資深數位設計及IP整合工程師
  • 新竹市東區
  • 聯發科技股份有限公司
  • 4年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 1. Own the top-level integration of internal and third-party IPs into SOC or FPGA platform. 2. Ensure interface compatibility, clock/reset domain correctness. Resolve integration issues including timing, CDC/RDC, and floorplan. 3. Work closely with architect to define specification, support physical design team through synthesis constraints and integration guidance, partner with firmware and validation teams to ensure smooth bring-up and validation.

  • 2/6
  • <Data center>數位IC設計工程師_台北 (SOC BE)
  • 台北市內湖區
  • 聯發科技股份有限公司
  • 2年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 1. 優化數位 IC 設計 BE 流程與方法 2. 執行與管理數位 IC 設計 BE 相關任務 (2.a) Physical aware synthesis, DFT-SCAN, DFT-MBIST insertion (2.b) STA timing analysis 與 fixing (2.c) Netlist level QC,例如 CLP 3. 與 FE RTL designer 及 PD APR 團隊密切合作,針對 PPA(Performance, Power, Area)進行 design 及 clock structure 的優化 4. 將依應徵者的年資與專業經驗,提供不同的職級

  • 2/6
  • <Data center>數位IC整合技術經理_新竹/台北
  • 新竹市東區
  • 聯發科技股份有限公司
  • 8年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 1. SoC IC implementation 規劃設計 2. DFT 規劃設計 以及timing closure signoff 3. 設計方法流程開發及優化 4. 工作地點:新竹/台北

  • 2/6
  • Design Verification Engineer
  • 新竹市東區
  • 聯發科技股份有限公司
  • 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • As deep sub-micron process requires longer research cycle and higher manufacture cost, DV(design verification) has become an inevitable part of design group in Mediatek chip development flow. CDG DV is in charge of development and implementation of smart phone, TV, and ASIC product line verification plan. It included: integrated simulation/verification env development, big data analysis and efficiency improvement, bus fabric / EMI (External memory interface ) / Low power functions verification plan and implementation Need to build up verification plan/bench and continuously improve methodology, and you will understand both detail scenario and global view of cell phone/ASIC operating schemes Need to leverage the latest EDA tool and concept to accomplish the verification plan Work location: Hsinchu/Taipei

  • 2/6
  • HSI (High-Speed Interface) PHY System Design Validation Engineer
  • 新竹市東區
  • 聯發科技股份有限公司
  • 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • -規劃並執行高速介面(如 PCIe, USB, DP, UFS, CSI, UCIe)IP PHY 驗證。 -建立並維護測試平台,進行 System 與 Electrical 測試。 -使用 Scope, BERT, LA, Signal Analyzer 等儀器進行 Signal Integrity 與 Compliance Test。 -分析測試結果,協助 DE 及 SW 團隊解決問題。 -設計並開發硬體 PCB 評估板,支援系統驗證。