1111人力銀行台大就業專區 台大就業專區

► 分頁查詢
搜尋更多工作
  • 收藏工作我的收藏
  • 目前排序:
  • 切換到列表  筆/每頁
  • 80 / 13665 頁,共 273294 筆
  • 日期
  • 職務名稱
  • 工作地區
  • 7/26
  • RF系統設計工程師R2
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 1年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: 1. RF系統驗證/模擬。 2. HFSS模擬。 3. Serdes系統驗證/模擬。 4. Jitter Budget分析。 5. RF System Algorithm & Calibration開發。 6. 自動化程式開發。 應徵條件: 1. 碩士以上; 電機工程、電信工程、電控工程、電子工程、資訊工程、資訊科學、自動控制、通訊工程相關科系畢業為主。 2. 熟悉 C, matlab, ADS, HFSS, SystemVue. 3. 熟悉 scope, specturm, signal generator. 4. 具1年以上下列相關經驗者為佳。 (1) 熟悉 RFIC驗證流程。 (2) 孰悉 RFIC架構。 (3) 具備 RF儀器使用知識。(spectrum/VSA/signal generator) (4) 具通訊系統概念。 (5) 具高頻訊號設計概念。 (6) 有 HFSS/ADS/systemVue使用經驗。

  • 7/26
  • 100G Ethernet Switch硬體系統設計工程師
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 2年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: Ethernet Switch硬體系統設計。 應徵條件: 1. 碩士以上; 電機工程、電信工程、電控工程、電子工程等相關科系畢業為主。 2. 熟悉 OrCAD, PowerPCB. 3. 具2年以上 10G/40G/100G Ethernet Switch硬體系統設計相關經驗者為佳。

  • 7/26
  • TV系統設計工程師M3
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 2年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: 1. HW System Verify, 2. HW customer support 3. HW FAE 應徵條件: 1. 大學以上;電機、電機與控制、自動控制、通訊工程、電信、電子、動力機械相關科系畢業為主。 2. 具2年以上所列經驗者為佳 a. TV HW customer support, b. PCB design/MP, TV IO support, c. EMC, EMI, Power安規經驗 (MD1450029、MD1510006)

  • 7/26
  • 處理器及平台技術工程師
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • (1)大學以上電機資訊相關科系畢 (2)熟悉 Microprocessor Hardware 或 Software (3)Hardware - 熟悉 Computer Architecture - 熟悉 Verilog RTL 及相關 Digital Design Flow - 有 SOC Design 或 IP 整合經驗者佳 (4)Software - 熟悉 Compiler, Assembler, Debugger, Binary Utility - 熟悉 Linux 或 Embedded OS - 有 GNU Toolchain 開發經驗者佳 (5)有 Microprocessor 軟/硬體設計經驗者尤佳 (MD16A0026)、(MD1730025)

  • 7/26
  • Ethernet數位IC設計工程師C1
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 1年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: 10G Server NIC MAC開發與驗證、後段整合,如: 1. Digital IC design. 2. Chip Integration. 3. FPGA verification. 應徵條件: 1. 碩士以上; 電機工程、電信工程、電子工程、通訊工程相關科系畢業為主。 2. 熟悉 Verilog, DCG, VCS, PrimeTime, Spyglass. 3. 精通英文。 4. 具相關經驗者為佳。

  • 7/26
  • Android軟體設計工程師
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 3年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: Android software application and system engineer. 應徵條件: 1. 熟悉 Android application開發,具 Android app客製化開發維護等經驗。 2. 熟悉 JAVA/C++。 3. 具 embedded system開發經驗為佳。 4. 熟悉 gerrit/git/jenkins系統。

  • 7/26
  • DDR驗證工程師
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: 1. DDR IP(Controller) Verification and Analysis. 2. PCB/Package Layout Review and Assistance. 3. Signal Integrity(訊號完整度) and Power Integrity(電源完整度) Basic Check and Analysis. 應徵條件: 1. 碩士以上; 電機、電信相關科系畢業為主。

  • 7/26
  • WiFi 7系統設計工程師C2
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 2年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: 1. WiFi 7 GMAC IP開發. 2. WiFi 7 Data CPU and GMAC IP data path offload Design spec. 3. 開發 WLNIC GMAC以及 Host端 NE/PE電路去新增 Wlan datapath的相關控制 module (e.g. 處理 RX re-ordering module)以達到讓 WiFi & NE可以高度整合,做 datapath上的 direct forwarding. 應徵條件: 1. 碩士以上; 電機工程、電信工程、資訊工程相關科系畢業為主。 2. 具2年以上下列工作經驗者為佳: 2.1 Familiar with HW/SW ARCH of GMAC/NE/Switch IP. 2.2 Familiar with create new design specification for GMAC/NE/Switch IP. 2.3 Familiar with FPGA verification and debug.

  • 7/26
  • 數位IC設計工程師M2
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: DDR3/DDR4/LPDDR3/4 memory control數位電路設計。 應徵條件: 1. 碩士以上。 2. 具1年以上 DDR memory control開發相關經驗者為佳。

  • 7/26
  • 資安管理師
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 3年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: 1.推行資安管理制度 A.資安管理制度規劃與執行(ISO 27001:2022、TISAX等) B.規劃與執行年度資安計畫 C.建立並維護資安政策與程序 D.規劃及執行資安稽核與風險評估 2.上市櫃公司資安合規 A.確保符合上市櫃公司資安要求,具備資安相關法規遵循稽核經驗 B.規劃與執行上市櫃公司資安相關事項,如個人資料保護法、營業秘密法及上市櫃公司資安指引等要求 3.客戶資安合規管理 A.客戶資安相關合規性要求應對 B.主導或參與客戶資安相關合規性要求專案 4.資安教育訓練 A.規劃與執行資安教育訓練課程 B.熟悉資安相關議題,能產出淺顯易懂之教材 應徵條件: 1.碩士以上,資訊工程、資訊科學等相關科系畢業為主 2.具3年以上IT工作經驗或IT系統維運經驗佳 3.具備資安管理制度導入與管理經驗者佳 4.擁有資安相關認證,如ISO 27001 LA、CISSP、CISM、CISA等 5.善於溝通協調,具任務執行力以及責任心

  • 7/26
  • 資通安全工程師
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 3年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: 1. 資通安全 CyberSecurity相關規劃與執行經驗。 2. 具備 Secure gateway、EDR、NDR、MFA..等相關規劃與執行經驗。 3. 微分段、虛擬化(VMware Horizon、NSX)相關管理與維運。 4. 雲端郵件、話務、視訊、O365、AD系統相關規劃及管理經驗。 5. 網路 HPE、Aruba、Cisco、VPN、Firewall、智慧節能機房規劃及管理經驗。 6. 跨國企業經驗、良好溝通協調能力、勇於嘗試挑戰、接觸新知與運用。 7. 導入大型專案、能充分團隊協作、自動化機制、稽核經驗。 應徵條件: 1. 學士以上; 科系不拘。 2. 熟悉 CyberSecurity、EDR、NDR、MFA、Qos、VPN、VDI。 3. 熟悉 大型網路架構、話務視訊規劃管理、節能機房規劃建置。 4. 具3年以上資通安全相關領域工作、責任感和團隊意識、具服務熱忱、相關證照佳 相關經驗者為佳。

  • 7/26
  • 品保工程師Q2
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 5年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: 1. 負責 Module供應商的品質相關管理工作。 2. 應對 Module客戶關於品質問題的追蹤及回覆。 應徵條件: 1. 學士以上; 電機工程、電子工程、材料、化工、物理等相關科系畢業為主。 2. 具5年以上下列經驗者為佳: (1) Tier1 EMS/ODM/OEM廠品質文件的建立。 (2) Tier1 EMS/ODM/OEM廠的稽核與符合性確認及問題追蹤與改善。 (3) Tier1 EMS/ODM/OEM廠產品的生產品質問題追蹤與改善。 (4) 處理 Tier1 EMS/ODM/OEM廠客戶抱怨問題。 (5) Tier1 EMS/ODM/OEM廠CIP專案的推行。 (6) Tier1 EMS/ODM/OEM廠客戶端的品質會議的召集與客戶稽核問題的追蹤與改善。 3. 英文聽說讀寫流利。 4. 熟悉 Office文書軟體。 5. 此職務須能配合出差

  • 7/26
  • 封裝工程師
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 5年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: 1. 新封裝型態導入&可行性評估/驗證。 2. 封裝線圖確認及管理。 3. 封裝工程品驗證及時程跟催。 4. 封裝 品質 & KPI 持續性改善。 5. 封裝廠稽核。 6. RMA/8D報告審查及相關改善措施成效確認。 7. 客戶問卷填寫及匯整。 應徵條件: 1. 具5年以上封裝廠製程/產品工程相關經驗。

  • 7/26
  • Ethernet Switch硬體系統資深工程師(PAM4 Serdes)
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 5年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: 200G/400G/800G Ethernet Switch硬體系統設計。 應徵條件: 1. 學士以上; 電機、電信、電控、電子、資訊、通訊等相關科系畢業為主。 1. 具5年以上高速 Ethernet Switch(200G/400G/800G/PAM4)硬體系統設計開發驗證經驗。 2. 熟悉高速訊號系統 NRZ與 PAM4 Serdes量測或模擬,與 compliance驗證流程之實務經驗。 3. 具制定與執行高速介面 NRZ/PAM4 serdes test plan之能力。 4. 具備機架式產品或伺服器/資料中心 module產品經驗尤佳。 5. 具備各種高速 Serdes介面,如 PCIE4.0/5.0/6.0、USB3.1/4.0之產品實作測試經驗尤佳。 6. 具備理解 IC內部不同介面運作原理、debug或參數調整能力尤佳。 7. 具備理解 PAM4 DSP架構運作原理與處理實務之能力尤佳。 8. 熟悉 OrCAD、PowerPCB/Allegro Layout。

  • 7/26
  • IC Layout工程師CT1
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 5年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: 1. 先進製程標準元件庫電路佈局。 2. 先進製程記憶體電路佈局。 3. 客製化IP電路佈局與實現。 4. Fully Layout environment、flow and utility build-up. 5. In-house PDK development. 應徵條件: 1. 大學或專科以上;科系不拘,電機、電機與控制、電信、電子、資工、資訊相關科系畢業為佳。 2. 具5年以上下列相關經驗者為佳: (1) 熟悉 Virtuoso XL/Laker Layout editor使用。 (2) 具備 Physical verification(DRC LVS)驗證與修正能力,先進製程尤佳。

  • 7/26
  • 高效能運算(HPC)處理器軟體工程師T1
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: 1. Software and utility development for ARM Architecture based Complex CPU Subsystem Platform 2. CPU function validation and testing software development 3. CPU post-silicon issue analysis, debug & resolving 應徵條件: 1. 碩士以上; 資訊工程、資訊科學、電機工程、電子工程等相關科系畢業。 2. 熟悉 ARMv7/v8/v9-A CPU 架構,有 ARM Cortex-A CPU system software 經驗尤佳。 3. 熟悉以下經驗者: (a) CPU 之系統程式或工具開發。 (b) CPU/OS之 debug 及問題分析。 (c) CPU post-silicon issue analysis, debug & resolving。 (d) 具備 Verilog RTL 及相關工具軟體開發經驗。 4. 積極負責、溝通協調能力強、勇於迎接挑戰,對於 High-Performance CPU Technology 有興趣者。

  • 7/26
  • SRE工程師
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: 1. 負責設計、部署和維護 On-Premises k8s 叢集,確保其高可用性和可擴展性。 2. 監控 k8s 叢集的運行狀態,並針對問題進行及時處理和解決。 3. 建置自動化工具和腳本,以提高開發和運維效率。 4. 協助團隊進行 CI/CD 流程的建立和優化,以確保產品的快速交付和高品質。 5. 與開發團隊合作,協助解決各種與 k8s 相關的技術問題。 應徵條件: 1. 碩士以上; 資訊工程、資訊科學等相關科系畢業為主。 2. 具備良好的 Linux 系統管理和網絡知識,能夠快速定位和解決相關問題。 3. 具備相關的 k8s 叢集架設和維運經驗,熟悉 k8s 原理和核心組件。 4. 熟悉常用的 k8s 工具和相關生態系統,如 Helm、Kubernetes Operator等。 5. 熟悉 Ansible、Terraform、Jenkins 等相關自動化工具 6. 熟悉 Grafana、Prometheus、Loki 等相關監控工具 7. 具備 CI/CD 流程建設和優化經驗,理解 Docker、Git 和持續集成的基本概念。

  • 7/26
  • 品保工程師Q3
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 5年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: 1. Responsible for product line quality throughout the development phases, from planning to mass production. 2. Product development quality (APQP) assurance including joint reviews, coordinator of quality issues to closure and fan-out. 3. DFMEA assurance. 4. Host continual improvement program and monitor the progress on a regular basis. 5. CAR and RM (risk management) review and tracking. 6. Process audit and action tracking. 7. Project handling. 應徵條件: 1. Bachelor or above of science degree in Electrical/Electronic Engineering. 2. Specialization or related experience in the area of system-level Firmware / Software development with a minimum of 5 years of work experience. 3. Experience in project management is a plus. 4. Ability to work independently and in a team-based environment. 5. Good written and verbal communication skills with both customers and internal teams. 6. Experience from 1st tier ODM company is highly preferred. 7. Experience with ASPICE, Functional Safety, Cyber Security is a plus.

  • 7/26
  • 實體設計工程師
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: 負責數位電路自動繞線工作(P&R, Netlist2GDS),包含 IR-Drop, DRC/LVS, SI, Timing Sign-off等。 應徵條件: 1. 碩士以上; 電機工程、電子工程,電信工程、電控工程、資訊工程、資訊科學、通訊工程等相關科系畢業為主。 2. 熟悉 Synopsys ICC2/PrimeTime, Cadence Innovus/Tempus, Redhawk, Calibre DRC/LVS, TCL/python/Perl。

  • 7/26
  • xPON企劃工程師
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 2年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: 1. 負責xPON產品線之內部企劃工程,IC 產品量產流程規劃與維護,與公司內部各生產部門、業務部門協同作業。 2. 支援產品線海外PM工作。 應徵條件: 1. 學士以上; 電機、電信、電控、電子、資工、資科、自動控制、通訊、工工等相關科系畢業為主。 2. 熟悉 MS office, Python。 3. 具2年以上半導體產業相關經驗,熟悉xPON通訊產品者為佳。 4. 具跨部門協調工作經驗者尤佳。

  • 收藏工作我的收藏
  • 上一頁7879808182下一頁
  • 80 / 13665 頁,共 273294 筆