清大專區
1. 開發及維護遊戲後端 2. 熟悉PHP語言、具有嚴謹的邏輯思維能力 3. 熟悉基本演算法、熟悉基礎數學 4. 熟悉Phalcon或使用過其他PHP的MVC框架 5. 熟悉資料庫並具備資料庫設計能力。 其他PHP的MVC框架(Laravel、Symfony、CodeIgniter)
● 建立遊戲前端開發架構與程式規範。 ● 帶領與指導前端工程師,分配任務與 Code Review。 ● 使用Cocos Creator + TypeScript進行核心功能開發。 ● 與後端與產品溝通,確保需求完整實現。 ● 研究並導入最佳化方案,提升遊戲效能與穩定度。
1. 負責遊戲核心系統架構設計、開發與維護。 2. 協助診斷開發中的效能瓶頸並提出方案(如:渲染、記憶體或網路通訊等)。 3. 指導初級工程師工作,並協助 Code Review 以維護品質。 4. 協同跨部門(企劃、美術)解決開發過程中的技術難題。 【技術要求】 需熟悉下列技術棧兩項(含)以上: [遊戲引擎] Unity, Cocos [開發語言] C#, Golang [數據傳輸] Protobuf, RabbitMQ [資料存取] SQL, Redis
1.查檢各單位作業符合Spec. 2.落實監督量測總表各項工作現況一致 3.確認空/水/廢/毒等許可內容與現況一致 4.配合主管機關及ISO稽核 5.參加績效評比競賽(清潔生產、國家環保獎等) 6.安排廢棄物清運、檢測及消毒等相關事項 7.協助指揮官及ERT 對應環保機關溝通及通報 8.參與環保異常之真因調查及分析,並監督對策實施
1. 產品上市前/後的網站、遊戲、金流、工具等測試規劃、文件撰寫與驗證執行。 2. 更新平台網站各項功能、依企劃文件撰寫測試規劃並驗證執行。 3. 重現異常狀況,協助團隊釐清與排除異常問題。 4. 新品、競品測試評析報告撰寫。 5. 其他交辦事務。
1.規劃、推動環安衛專案及計劃工作 2.應對外部環安衛需求 3.維持ESH管理系統有效性運作等事項 4.參與異常之真因調查及分析 5.稽核、評核廠區執行成效 6.規劃、推動環安衛教育訓練及證照控管
艾訊TIOT提供各種移動式載具、運具、運輸營運站體等場域完整的系統解決方案。我們除了提供強固型高效能的BOX PC、Panel PC、Panel等多樣化品項,也與國際級系統商軟硬體整合,結合影像辨識、AI以及5G,打造獨特性的產品,並持續深耕在智慧移動平台的領域。 作為TIOT的研發工程師,我們從產品應用發想,並從使用情境著手設計產品,我們貼近市場,更與客戶成為合作夥伴。 此職務需要專業及豐富的硬體設計知識、邏輯判斷能力,應用整合能力,並且能嚴謹地的分析問題、解決問題。 期待您加入我們的團隊,與我們攜手在智慧移動平台的領域上成為專家吧! 職務說明: 1. X86 或 RISC 主機板電路設計。 2. 產品硬體訊號量測與功能驗証。 3. 客戶技術問題解決。 4. 需有獨立執行產品設計完整專案經驗。 *彈性工作時間,薪優福利佳,並備有新店/中和線交通車*
1. 作業指導書(SOP)的新增及維護編輯 2. SOP通則製作及維護 3. SOP電子化導入及轉檔 4. SOP 相關流程作業 5. 工藝通則文件編修 6. 主管交辨事項 *提供美味營養團膳* *備有新店/中和/淡水線交通車 *
1. Familiar to 2.5D or 3D PKG integration & development & mass production experience 2. From chip architecture view to propose best-fit PKG technology with SIPI, testing, thermal consideration
1. 數位晶片設計流程與整合 2. 熟悉低功耗的設計流程(和架構)
1. 數位 IC 設計與整合 2. 執行與管理數位 IC 設計 FE Integration相關任務 (2.a) RTL level QC,例如 Lint, CDC, RDC (2.b) STA timing analysis 與 fixing (2.c) synthesis flow 3. 整合 FE RTL designer 及 BE integrator 團隊合作,針對 PPA(Performance, Power, Area)進行 design 及 clock structure 的優化 4. 將依應徵者的年資與專業經驗,提供不同的職級
1. 整合IR 資訊和內部團隊合作解決 IR 問題 2. 產生並分析 power 資訊 3. 和客戶溝通 IR 相關的 methodology 並開發流程解決問題
1. 在AI產品上負責Memory IP上相關開發、熟悉軟/韌體、除錯、優化及測試等工作項目。 2. 負責IP SDK 與診斷程式開發。 3. 協同團隊共同完成系統雛型建立、驗證及性能優化與調適。 4. 達成客戶端產品導入,並支援產品量產工作。
1. Develop and implement DRAM controller/PHY solutions for data-center applications. Validate functionality, improve design to optimize performance, power, latency and efficiency. 2. Memory controller/PHY Integration: Design and integration memory system.
• Chip to Chip 介面類比 PHY 電路,例如 UCIe 標準或客製化的 Die to Die 連結類比電路設計 • HBM/DDR/LPDDR類比PHY電路設計與混合模式/高速電路設計等。
1. IC封裝/晶圓凸塊技術開發與管理 2. 與封裝廠合作完成規劃之技術開發 3. 先進封裝技術開發,品質驗證與生產良率管理 4. 定期與不定期執行bumping/fan-out/WLCSP廠品質稽核
1.PCB power related hardware design:Resonsible for design and develop hardware including circuit design, component evaluation and selection, customized component planning, layout review, etc. 2. System specification and design requirement collection. 3. System hardware verification and testing: function verification and power quality measurement. 4. Cross-organizational collaboration: Collaborate with IC design team, system team, SI/PI team, layout team, etc. to complete system design, production and verification. 5. Customer and related manufacturer support: including technical document writing, customer reference design support, on site support, etc.
1.Telematics product market analysis and strategy planning 2.Telematics product competition analysis and roadmap planning 3.Product promotion: Go to market promotion for OEM/Tier1/Tier2 customers and new product launch promotion Deliverables: Create and maintain market models, account customer product line management, conduct product competition analysis , Provide strategic recommendations for long-term product roadmap planning
The Senior Manufacturing and Test Engineer is responsible for improving manufacturing and test flows to optimize quality, yield and power in AI ASICs. Activities include DFT definition, coverage analysis and test content improvements at socket & system level to drive yield and quality. Collaboration across design and manufacturing teams to correlate pre-silicon to post-silicon through data analysis, building quality models and driving optimizations is expected. Deep understanding and experience in DFT architecture, quality, yield and power measurement flows is needed.
• Design, simulate and test various building blocks for photonic ICs such as modulators, filters, and detectors. • Develop mathematical models of photonic components for co-simulation with electronic circuits. • Contribute to the integration and testing of Photonic & Electronic ICs, collaborate with cross functional teams to improve system performance and optimize designs. • Must be proficient in programming (e.g. Python or MATLAB) for design automation