1111人力銀行清大專區 清大專區

► 分頁查詢
搜尋更多工作
  • 收藏工作我的收藏
  • 目前排序:
  • 切換到列表  筆/每頁
  • 515 / 529 頁,共 10566 筆
  • 日期
  • 職務名稱
  • 工作地區
  • 12/6
  • Automotive Power Architect
  • 台北市內湖區
  • 聯發科技股份有限公司
  • 8年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 1. Create power models and simulate software design for power optimization to achieve world-class low power consumption. 2. Design software throttling mechanisms and corresponding software/hardware 3. Collaborate with IP, SoC, and software teams to analyze system power consumption, with a focus on automotive scenarios, and drive the evolution of SoC low power hardware and software architecture. 4. Evaluate different architecture and IP options during product specification definition, analyze system power experience, and generate power dashboards to support product decision-making. 5.Conduct or assist in power measurement and calibration against power model estimations; analyze PMIC/Power rail design, SoC power states, and data-path power, and propose SoC design optimization solutions. 6. Understand related requirements and propose system power management framework. Elaborate power on sequence for key scenario in early stage for new projects.

  • 12/6
  • CPU 嵌入式軟體工程師
  • 新竹市東區
  • 聯發科技股份有限公司
  • 2年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 負責開發和維護微控制器單元(MCU)的底層軟體架構與實作, 此職位需要對 CPU 與低階系統軟體開發有深入了解。 - 設計、開發和優化 MCU 的軟體,包括初始化程式碼、驅動程式和外設庫。 - 與硬體工程師合作,確保軟體與 MCU 硬體正確整合。 - 處理穩定度與能耗相關問題並提供及時解決方案。 - 與韌體開發人員密切合作,支援在 MCU 平台上的應用程式開發。

  • 12/6
  • DFT Engineer for Advance Process Node & Package Technology
  • 新竹市東區
  • 聯發科技股份有限公司
  • 4年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 1. DFT architecture exploration & evaluation for next-gen process node & package technology of MediaTek: * Scan chain insertion & ATPG pattern generation * Pattern validation through simulation & silicon analysis(pass/fail, shmoo, fail log, etc.) * Diagnosis to help manufacture process improvement 2. Co-work with SoC architect, RTL designer, physical design engineer, and package engineer to define best architecture for 3D-IC: * PPA(Performance/Power/Area) impact analysis & mitigation via DFT innovation * Develop & integrate DFT-related RTL design modules to test chip

  • 12/6
  • DFT測試設計工程師
  • 新竹市東區
  • 聯發科技股份有限公司
  • 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 對於DFT晶片測試有興趣者,特別是 Automotive low DPPM DFT 以及 RISC-V DFT 領域, 負責開發與實行DFT流程,以降低測試成本、提高產品品質為目的 As a member of DFT engineering team, the candidate will develop methodologies and implement DFT for pre/post-silicon DFT flow and contribute to Automotive/RISC-V product test quality. Work with senior engineers across disciplines (DE, IMP, PE, TE) to meet low cost and high quality testing

  • 12/6
  • Linux系統軟體工程師
  • 新竹市東區
  • 聯發科技股份有限公司
  • 2年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 1.解決Linux 系統穩定性和性能問題。 2.協助其他團隊解決 Linux 系統層相關問題。 3.客戶支持。 4. 參與Linux系統的啟動和除錯,以及系統整合工作。 5. 協助專案團隊在不同的作業系統平台上架設自動化測試並分析/評估相關品質改善。 6. 處理Linux Kernel修改並上傳至Linux社群進行審查,並確保審核完成。

  • 12/6
  • SoC Debug IC Designer
  • 台北市內湖區
  • 聯發科技股份有限公司
  • 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 1. Design and RTL implementation of SoC debug modules 2. Integration and verification of debug components (e.g., trace, monitor, access port) 3. Debug signal capture, trace, and analysis for SoC platforms 4. Support SoC debug flow and issue localization 5. Collaborate with cross-functional teams to optimize debug performance 6. Documentation and test specification for SoC debug features 7. Location: Taipei/Hsinchu

  • 12/6
  • System Architect
  • 新竹市東區
  • 聯發科技股份有限公司
  • 6年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • Requirements Elicitation, Requirements Analysis, and Architectural Design - Analyze product requirements from customer - Discuss the expectations and requests with customer - Agree or reject the requirements - Make architectural design proposals

  • 12/6
  • 企業運營經理
  • 新竹市東區
  • 聯發科技股份有限公司
  • 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 1. 達成業務目標,包括Rev.、GM、OPM目標 2. 良好的營運管理,包括需求分析、FIN 以及確定差距和實現目標的行動計劃 3. 庫存管理 4. 市場/競爭情報 5. 熟悉AI, AIPC, server,車用市場

  • 12/6
  • 產品規劃經理
  • 新竹市東區
  • 聯發科技股份有限公司
  • 6年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 1. Identify and analyze critical market and technology trends to conduct MediaTek multimedia SoC product planning. 2. Drive customer and 3rd party engagement, strategize, and implement product technology strategies, including vendor and ecosystem planning.

  • 12/6
  • 軟韌體設計工程師
  • 新竹市東區
  • 聯發科技股份有限公司
  • 2年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • a. 參與IC設計相關驗證與軟體開發,基於HAPS(FPGA)環境,進行系統層級的除錯和疑難排解,提供軟體團隊驗證設計與開發軟體的穩定平台。 b. 負責Linux kernel相關功能設計、實作與除錯,開發與維護互連匯流排(BUS)等。 c. 與硬體團隊協作,在FPGA上除錯(Debug)和優化系統效能。

  • 12/6
  • 嵌入式 Linux 軟體工程師
  • 新竹市東區
  • 聯發科技股份有限公司
  • 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 1. 撰寫或移植裝置驅動程式 2. 撰寫硬體模組測試程式 3. 進行硬體模組測試及驗証 4. 分析系統問題 5. 分析及改善系統功粍效能

  • 12/6
  • 嵌入式系統軟體資深工程師/技術副理
  • 新竹市東區
  • 聯發科技股份有限公司
  • 2年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • • Linux/Android 系統軟體的設計、開發、整合、測試、除錯、交付及維護。 • Linux/Android BSP (Board Support Package) 的訂製、開發、整合、測試、除錯、交付及維護。 • 將Linux/Android移植到不同的硬體平台(FPGA, real chip, …)及bring up。 • 識別、分析及解決系統問題。 • 進行系統效能分析、優化系統效能與資源配置。 • 軟體開發相關文件的建立。 • 與世界各地進行跨部門及跨公司的合作。

  • 12/6
  • 資深系統功耗優化軟體工程師/技術經理
  • 新竹市東區
  • 聯發科技股份有限公司
  • 4年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 負責 SoC/系統層級的效能與功耗分析、優化。 與硬體、韌體、軟體、架構等團隊合作,推動效能與功耗改善方案。 針對系統瓶頸進行深入分析,提出有效的優化解決方案。 參與 DVFS、低功耗設計、系統資源管理等技術的開發與調教。 針對 Windows 平台,優化 Windows PPM(Processor Power Management)設定,提升系統效能與功耗表現。 分析並調教 Windows Power Management 相關設定,確保系統在各種使用情境下達到最佳效能與最低功耗。 撰寫技術報告與文件,並提供內部團隊及客戶技術支援。

  • 12/6
  • 資深軟體驅動工程師_竹北
  • 新竹市東區
  • 聯發科技股份有限公司
  • 4年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • • SoC FPGA/ASIC 驗證和驅動程式開發 • 在Windows和UEFI平台上進行SoC SDK平台開發 • 在ARM平台上進行Windows系統分析和性能改進

  • 12/6
  • 藍芽/802.15.4 通訊系統軟體工程師
  • 新竹市東區
  • 聯發科技股份有限公司
  • 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 1. 藍芽/802.15.4 通訊協定軟體、驅動程式、測試工具開發與驗證 2. 藍芽/802.15.4 客戶專案功能開發與支持

  • 12/6
  • 嵌入式系統軟體開發工程師
  • 新竹市東區
  • 聯發科技股份有限公司
  • 2年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 1. 主要負責Linux及Android嵌入式系統GPU及Graphics相關軟體模組的開發與整合 2. 軟體模組涵蓋Firmware、Driver及Middleware 3. 與跨部門團隊協作,參與軟體設計、實作、問題分析與除錯 4. 持續優化系統效能與穩定性,提升產品競爭力

  • 12/4
  • PCIe MAC 系統研發工程師
  • 新竹市東區
  • 聯發科技股份有限公司
  • 2年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 負責PCIe MAC/PHY系統開發,包括軟體/韌體設計、IC功能驗證、系統效能優化、軟體驅動程式/SDK及客戶支援(熟悉架構、軟韌體、除錯、優化及測試相關工作) •開發PCIe Linux或嵌入式作業系統驅動程式 • 開發自動化驗證(使用C, C++, Python) •與類比/數位團隊合作,從原型設計到量產共同開發晶片 •協助客戶設計導入並支援量產

  • 12/4
  • 系統軟體資深工程師/技術副理_竹北
  • 新竹縣竹北市
  • 聯發科技股份有限公司
  • 3年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • • Plan Wndows/UEFI software and system development plan • Analyze and benchmark SW key performance factors • Optimize, benchmark and profile Windows on ARM platforms • Familiar with OEM ecosystem

  • 12/4
  • Advanced process technology development
  • 新竹市東區
  • 聯發科技股份有限公司
  • 8年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 1. 先進製程技術製程開發 2. 先進封裝技術開發

  • 12/4
  • 5G工具軟體工程師
  • 台北市內湖區
  • 聯發科技股份有限公司
  • 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 聯發科技5G手機軟體工具團隊,結合手機平台技術、資料分析和使用者介面設計,開發出直覺高效的軟體工具,讓數千名軟體團隊成員在產品開發期間,能夠有效進行測試和分析大量的Modem Log,並快速診斷問題根本原因,確保手機產品可以準時交付量產。Mediatek RF校準工具META,運行在Mediatek Helio智慧型手機晶片組上,幫助工程師與客戶執行RF效能的調試與驗證,讓每一支Mediatek inside的智慧裝置都能達成最佳效能。 我們樂於挑戰困難並共同創造具有影響力的軟體解決方案。我們追求技術領先、以差異化創造及獲取價值並朝向卓越的世界級手機產品團隊不斷前進。 我們正在找尋具有熱忱且樂於工作的夥伴,能夠運用軟體工程、資料科學,雲端服務和自動化的最新技術來開發高品質的手機工具軟體。你將會與Mediatek中最優秀的工程師一起合作,包括硬體、軟體、客戶支援等不同團隊,共同開發出最佳的工具軟體平台。若你樂於挑戰,勇於改變,對於創新思考與解決困難問題有相當的經驗與自信,請與我們聯繫。 你將專注在 - 運用先進的軟體技術建構軟體工具以協助公司手機與RF產品的開發與量產,我們專注的軟體技術包括: 手機自動化控制與訊息編解碼、數據平台、分散式運算、資料視覺化、雲端系統、軟體工程、人工智慧等。 - 以敏捷式的軟體開發方式,進行團隊合作與溝通內外部的需求,設計兼具彈性/可延展性/易維護性的軟體工具 - 進行軟體工具的持續優化,包括優化: 操作介面,程式架構,系統效能,以及建構自動化測試系統與佈建軟體