1111人力銀行交大專區 交大專區

► 分頁查詢
搜尋更多工作
  • 收藏工作我的收藏
  • 目前排序:
  • 切換到列表  筆/每頁
  • 31 / 1248 頁,共 24955 筆
  • 日期
  • 職務名稱
  • 工作地區
  • 7/20
  • Switch/Router/Gateway軟軔體設計工程師
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 大學以上,電機、資訊相關系所畢,具下列任一條件者佳: (1)熟C、C++、Assembly、Linux。 (2)具網路embedded system開發經驗。 (3)對網路如Ethernet, TCP/IP, NAT, QoS, Network processor/protocols/Architecture有興趣者。 (4)對網路產品,程式設計有興趣者。

  • 7/20
  • 軟體工程師(Compiler)
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: Compiler、Toolchain 開發、維護及優化。 應徵條件: 1. Bachelor‘s degree in EE/CS or similar. 2. Familiar with Linux environment and Git. 3. Familiar with C/C++ programming language and MIPS/ARM/RISC-V assembly. 4. Experience in toolchain development: binutils, GCC, LLVM, newlib, ... etc. 5. Preferred Qualifications: (1) Deep understanding of embedded system development flow. (2) Experience in embedded system benchmarking and performance tuning.

  • 7/20
  • wifi產品工程師/專案副理/專案經理
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 5年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: 1. 負責wifi產品的yield maintain & improvement 2. 負責新進製程的量產導入以及轉廠評估 3. Co-work with Foundry for CP yield improvement 4. Co-work with SD/TE for FT yield improvement. 5. 支援RMA案件的相關分析 應徵條件: 1. 熟悉半導體元件物理. 2. 熟悉相關邏輯製程參數, WAT analysis,process flow 3. 熟悉量產業務.(tape out, Job view, WAT analysis, Reliability calculation, OLT, yield analysis, RMA) 4. 有先進製程(12nm 以下FINFET製程)量產經驗者尤佳 5. 有車用電子相關經驗者尤佳 6. 良好的人際關係以及跨部門溝通能力

  • 7/20
  • 影像/ML演算法工程師
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: 1. 影像處理。 2. Machine Learning演算法發展。 應徵條件: 1. 碩士以上; 電機工程、電信工程、電控工程、電子工程、資訊工程、資訊科學、動力機械、自動控制、通訊工程相關科系畢業為主。 2. 熟悉 Machine Learning/DNN model development為佳。

  • 7/20
  • SSD專案經理
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 5年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: SSD專案 Leader,帶領團隊開發 SSD產品。 應徵條件: 1. 碩士以上; 電機工程、電信工程、電控工程、電子工程相關科系畢業為主。 2. 具5年以上相關工作經驗: (1) 精通 SATA interface protocol. (2) 精通 PCIe interface protocol. (3) 精通 NAND flash protocol. (4) 精通 LDPC演算法。 (5) 精通 Digital design流程或具其他相關經驗者為佳。

  • 7/20
  • CPU數位IC驗證工程師
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • Verification for microprocessor designs. Desired skills and experience includes: 1. Experience in processor design verification: test planning, testbench development, and documentation 2. Knowledge of assembly language, C/C++ and/or SystemVerilog 3. Knowledge of SVA or UVM methodology for block and top level verification 4. Formal property checking/formal verification methodologies 5. Proficiency in scripting languages such as Python/Perl 應徵條件: 1. 碩士以上; 電子、電機、資工、電信、電控、資科等相關科系畢業為主。 2. 具相關工作經驗者尤佳。

  • 7/20
  • 軟體工程師(DevOps)
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: DevOps、CI/CD 軟體開發及維運。 應徵條件: 1. Bachelor‘s degree in EE/CS or similar. 2. Familiar with Linux environment and Python programming language. 3. Familiar with Gerrit and Jenkins. 4. Familiar with SDLC, SSDLC, DevOps, DevSecOpts, CI/CD. 5. Preferred Qualifications: (1) Experience in DevOps tool usage, maintain, or management. (2) Experience in SQA, SSA. (3) Good communication skill and trouble-shooting ability.

  • 7/20
  • 軟體工程師(DSP/Audio演算法)
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: DSP/Audio演算法開發、維護及優化。 應徵條件: 1. Bachelor‘s degree in EE/CS or similar. 2. Familiar with coding and optimization skills in C, C++, and assembly. 3. Experience in DSP SIMD programming. 4. Preferred Qualifications. (1) Experience in embedded system signal processing optimization, any of the following: Tensilica HiFi, CEVA, DSP, … etc. (2) Solid understanding and product experienceon on audio signal and audio codec processing and optimization. (3) Fundamental machine learning / deep learning knowledge.

  • 7/20
  • 射頻(RF)IC設計工程師R3
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: 負責下列工作項目之一 1. RF Transceiver設計。 2. LNA/Mixer/PA/VCO設計。 3. RF Frequency Synthesizer設計。 4. PGA/LPF設計。 5. RF EM Modeling。 應徵條件: 1. 碩士(含)以上; 電子電機、電控、電信、通訊等相關科系畢業。 2. 具射頻或類比電路工作經驗者。 3. 熟悉 Cadence EDA環境、Matlab。

  • 7/20
  • 射頻IC設計工程師
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: 1.熟悉CMOS 射頻或類比混合訊號電路設計, 如 PA/LNA/VCO/PLL/LPF…等電路 2.具備RF Transceiver架構及系統知識. 應徵條件: 1.碩士以上;電機工程、電信工程、電控工程、電子工程相關科系畢業為主 (MD17B0001)(MD17C0025)

  • 7/20
  • 助理工程師(約聘)M1
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 工作經歷不拘,學歷不拘,月薪 28,590~52,000元0 ~ 10 人次主動應徵
  • 工作項目: 協助測試, 焊接, 量產 PCB維護。 應徵條件: 1. 專科以上; 電機工程、電信工程、電控工程、電子工程、資訊工程、資訊科學、動力機械、自動控制、通訊工程相關科系畢業為主。

  • 7/20
  • Senior SoC Verification Engineer
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 2年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • Joining in specification definition, designing verification platform, developing behavioral models, and responsible for system and functional verification

  • 7/20
  • SoC Verification Engineer
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 1.Writing behavioral model 2.Responsible for functional verification

  • 7/20
  • 助理工程師(約聘)M2
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 工作經歷不拘,學歷不拘,月薪 28,590~52,000元0 ~ 10 人次主動應徵
  • 工作項目: 1. IC RMA初判分析。 2. PCB量測/驗證。 3. PCB備料。 4. 高/低電壓、高/低溫、chamber corner實驗。 5. PCB rework焊接。 6. IC demount and reball. 7. 其他動態支援。 應徵條件: 1. 學士以上; 電子電機相關科系畢業為主。 2. 熟悉 Microsoft office.

  • 7/20
  • 可測試設計 (DFT) 工程師 / 資深工程師
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • (1) 碩士以上電機、資訊相關科系畢業。 (2) 熟悉 Verilog RTL、Synthesis、Simulation、Timing Analysis 等相關 IC Design Flow。 (3) 熟悉 Design for Testability 技術,包含 Scan / ATPG、Delay Test、Memory BIST、Boundary Scan、Diagnosis 等。 (4) 有 DFT Tools (如 DFT Compiler、TetraMAX、BSD Compiler、FastScan、TestKompress、MBISTArchitect) 使用經驗者佳。 (5) 積極負責、勇於迎接挑戰,對於 Nanometer / SoC DFT Implementation、開發及推廣設計流程有興趣者。

  • 7/20
  • 可測試設計 (DFT) 工程師 / 資深工程師(台南)
  • 台南市新市區
  • 瑞昱半導體股份有限公司
  • 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • (1) 碩士以上電機、資訊相關科系畢業。 (2) 熟悉 Verilog RTL、Synthesis、Simulation、Timing Analysis 等相關 IC Design Flow。 (3) 熟悉 Design for Testability 技術,包含 Scan / ATPG、Delay Test、Memory BIST、Boundary Scan、Diagnosis 等。 (4) 有 DFT Tools (如 DFT Compiler、TetraMAX、BSD Compiler、FastScan、TestKompress、MBISTArchitect) 使用經驗者佳。 (5) 積極負責、勇於迎接挑戰,對於 Nanometer / SoC DFT Implementation、開發及推廣設計流程有興趣者。

  • 7/20
  • Switch/Router/Gateway數位IC設計工程師
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • (1)大學以上電機、電子、資工、通訊相關系所畢 (2)熟悉或對 SoC ( Memory controller, On-chip bus architecture, Re-used IP ..), Ethernet, TCP/IP, NAT, QoS, Network processor/protocols/Architecture 有興趣者

  • 7/20
  • WLAN數位IC驗證工程師
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 1年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • (1)MS degree or above with EE or CS background (2)1 year experience or above in IC design/verification (3)Familiar with SystemVerilog and Vera. Verilog or VHDL familiarity an advantage (4)Good knowledge on Wireless communication or architecture. (5)TCL/Perl coding experience is a plus

  • 7/20
  • 測試工程師(約聘)M1
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 1年以上工作經歷,學歷不拘,月薪 28,590~52,000元0 ~ 10 人次主動應徵
  • 工作項目: 1. TV、STB產品軟硬體測試與驗證。 2. 測試案例及測試SOP撰寫。 3. 支援客戶端On-Side Support及Field Try測試。 應徵條件: 1. 大學以上;資訊工程、資訊科學、通訊工程相關科系畢業為主。 2. 熟悉Office、Linux作業系統。 3. 具1年以上多媒體產品、手機或PAD相關產品測試經驗。 4. 曾操作Fluke、Chroma、Shibasoku…等測試儀器者為佳。

  • 7/20
  • ESD資深工程師、副理
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 3年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 徵才條件: 1. 碩士,大學,研究所均為電子電機相關科系畢業 2. 具3年以上相關工作經驗 3. 具備元件物理相關課程學分 4. 熟悉電子學或電子電路設計 5. 具積體電路 ESD 相關問題處理經驗或 I/O 電路設計經驗者尤佳 工作項目: 1. IC ESD、Latch up Review與改善 2. I/O Pads Design

  • 收藏工作我的收藏
  • 上一頁2930313233下一頁
  • 31 / 1248 頁,共 24955 筆