1111人力銀行交大專區 交大專區

► 分頁查詢
搜尋更多工作
  • 收藏工作我的收藏
  • 目前排序:
  • 切換到列表  筆/每頁
  • 422 / 1218 頁,共 24345 筆
  • 日期
  • 職務名稱
  • 工作地區
  • 12/17
  • Network On Chip Modeling Engineer
  • 新竹市東區
  • 聯發科技股份有限公司
  • 4年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • Challenge is the essences of opportunity. Challenge breakthrough creates innovations. In here, you are encouraged to embrace challenge, bring your ideas into product, create the vision into reality. You will need to design and evaluate next-generation NOC architecture, fulfilling cutting-edge product features and demands, meeting the performance/power/cost/schedule target, with the passion of coordination among matrix management teams.

  • 12/17
  • SoC Power Modeling Engineer
  • 新竹市東區
  • 聯發科技股份有限公司
  • 4年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 1. SoC system power/performance analysis and improve 2. Develop IP power model for use cases (simulation and measurement for correlation) 3. Co-work with IP team to optimize power model (power reduction and power correctness) 4. Power analysis in SOC architecture, use cases and IP design (power/performance/area) 5. Planning low power architecture and power management

  • 12/17
  • SoC Adaptive Voltage Scaling Engineer
  • 新竹市東區
  • 聯發科技股份有限公司
  • 4年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 1. Perform pre-silicon analysis to recommend sensor usage for adaptive voltage scaling 2. Perform post-silicon correlation and modeling related to adaptive voltage scaling 3. Develop and improve circuits and methodologies related to adaptive voltage scaling

  • 12/17
  • Physical Design CAD/Architect Manager/Engineer
  • 新竹市東區
  • 聯發科技股份有限公司
  • 4年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 1. SoC physical design technology & methodology development for optimal PPA, including floorplan, design planning, DFT, clock planning, place & route, and timing closure 2. Support key technology or methodology landing to real projects. Perform floorplan, DFT, clock planning, place and route, timing closure, ECO, IR signoff 3. Manage schedule, resolve design and flow issues, drive methodologies and execution

  • 12/17
  • 無線網路系統架構工程師
  • 新竹縣竹北市
  • 聯發科技股份有限公司
  • 4年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • (1) 負責WLAN網路架構系統評估 (2) 負責Wi-Fi7 新功能開發與軟硬體架構規劃 (3) 負責新規格 Wi-Fi7 無線網路系統軟硬體雛型系統開發, 模擬與系統效能分析

  • 12/17
  • (5G)無線區域網路(WLAN/Wi-Fi)軟/韌體工程師
  • 新竹縣竹北市
  • 聯發科技股份有限公司
  • 2年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 1. Wi-Fi 驅動程式/韌體開發設計及驗證 2. Wi-Fi 等無線晶片之跨層架構介面設計 3. 協助研發軟體新技術與新工具 4. 產品量產問題分析與解決 5. 無線網路(802.11) 演算法和系統效能探索 6. 無線網路新規格前期定義,架構設計及軟硬體分工

  • 12/17
  • 無線網路軟韌體開發工程師-竹北
  • 新竹縣竹北市
  • 聯發科技股份有限公司
  • 2年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 1. 802.11 無線網路驅動程式與韌體開發. 2. 802.11 無線網路客制化協議開發. 3. 802.11 無線網路驅動程式與相關軟件在嵌入式系統的整合 4. 802.11 無線網路模塊驗證. 5. 重要客戶支持及專案管理.

  • 12/17
  • 手機RF射頻設計應用工程師
  • 新竹市東區
  • 聯發科技股份有限公司
  • 2年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • RF system application, including 4G/5G RF系統應用

  • 12/17
  • 射頻電路設計工程師
  • 新竹市東區
  • 聯發科技股份有限公司
  • 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • Design, supervise layout, help characterize transceiver front-end circuits for WiFi and bluetooth production.

  • 12/17
  • 資深多媒體軟體/系統工程師(新竹、台北)
  • 新竹市東區
  • 聯發科技股份有限公司
  • 4年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 1. 開發 Android smartphone multimedia system framework, driver and functions. 2. 分析並優化 Android smartphone game/相機直播 效能與功耗. 3. 分析系統架構性問題 4. multimedia 性能/功耗 優化和適配 5. Android Display and Graphics System related architecture design 6.該職務可任職於新竹/台北

  • 12/17
  • 射頻電路設計工程師 (PLL/XO)
  • 新竹市東區
  • 聯發科技股份有限公司
  • 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 1. RF IC 設計和驗證 2. 頻率合成器, 鎖相迴路, VCO 設計 1. RF IC design and verification. 2. Frequency synthesizer, phase-locked loop, voltage-controlled oscillator, crystal oscillator designs.

  • 12/17
  • 嵌入式軟體工程師 - Toolchain / RTOS / DSP library
  • 新竹市東區
  • 聯發科技股份有限公司
  • 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 1. 建立 in-house CPU / DSP 的開發用軟體, 含 toolchain, RTOS 及 system libraries. 2. 能對 source code / binary 分析並給出 tuning 建議 3. 與晶片硬體部門合作, 訂出更好的 ISA.

  • 12/17
  • 5G Multi-mode 通訊協定軟體開發工程師 - 台北
  • 台北市內湖區
  • 聯發科技股份有限公司
  • 2年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 1. 設計 5G/B5G 和新一代多模通訊協定架構,開發具有超高數據速率,低延遲和出色用戶體驗的通訊協定軟體,以廣泛運用在手機、人工智慧物聯網和車用系統上 2. 與全球領先網路設備商 (如: 華為、中興、愛立信、諾基亞) 進行互操作開發測試,以早期達成產品相容性目標 3. 開發領先全球的網路運營商功能,與世界頂尖客戶合作,實現新一代出色的移動通訊產品

  • 12/17
  • 軟體架構師
  • 台北市內湖區
  • 聯發科技股份有限公司
  • 10年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • *Location: Taipei or Hsinchu 1. Build up methodology for early software development and system verification ahead of Hardware availability 2. Manage Hardware/Software interface to generate unified design spec. by collaborating with various domain experts and teams 3. Cross teams cooperation to define measurable factors of Hardware/Software change to optimize development efforts and project execution time 4. Create synergy from cross teams work to improve Hardware/Software quality and productivity 5. Cultivate innovation by driving cross-collaboration and execution of projects across multiple teams

  • 12/17
  • 射頻演算法架構師
  • 新竹市東區
  • 聯發科技股份有限公司
  • 2年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 1, Advanced algorithm development for RF signal processing. 2, Radio system modeling and analysis.

  • 12/17
  • 4G LTE/5G NR Modem平台軟體工程師
  • 新竹市東區
  • 聯發科技股份有限公司
  • 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 負責開發4G/5G Modem平台軟體及量產導入 1. modem系統中各種功能(boot, storage, tool.. etc.)的 security架構設計及實現 2. modem平台中PCIE相關功能的整合及開發

  • 12/17
  • 5G 通訊系統驗證技術開發工程師
  • 新竹市東區
  • 聯發科技股份有限公司
  • 2年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 1. 5G 物理層/實體層規格及流程驗證 2. 熟悉5G L1 phy, 通訊協定, IMS, GCF/PTCRB, RF conformance , 並設計測項保證手機系統品質及效能 3. 5G R16 and later features and later new feature verification 4. Maximum throughput 測項開發及驗證 5. 5G 系統環境模擬及測項開發 6. 與營運商或基地台廠商執行互操作聯調/互操作測試/場測 7. 自動化工具開發及大數據通訊協定分析

  • 12/17
  • 高速傳輸介面數位IC設計工程師
  • 新竹市東區
  • 聯發科技股份有限公司
  • 2年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 我們在找尋對數位設計/高速介面有經驗且熱情的人才,若您具有以下經驗or 對開發高速介面有興趣,歡迎您加入我們 1. 熟悉數位設計& design flow 2. 熟悉USB, PCIe, UFS , MIPI-CSI, MIPI-DSI, DisplayPort等先進高速界面規格 3. 具備Controller 設計經驗尤佳

  • 12/17
  • RFE Designer
  • 新竹市東區
  • 聯發科技股份有限公司
  • 5年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 1. Direct report to the RFE deputy director of technology 2. PA designer or RFFE Module designer 3. Build from scratch Short term KPI: Successfully to design proprietary in house RFFEM for the best benefit for Mediatek WiFi e-FE module product development. Long term KPI: : Successfully to design proprietary in house RFFEM for the best benefit for Mediatek WiFi and Cellular module product planning and development.

  • 12/17
  • 數位IC設計自動化平台軟體開發工程師 (人工智慧)-新竹
  • 新竹市東區
  • 聯發科技股份有限公司
  • 4年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 1. Software and GUI development of in-house digital EDA platforms (e.g. early floorplanning, chip integration) 2. Methodology development with AI/ML/DL technologies for digital design exploration & automation 3. Spec collection & consolidation, solution deployment, flow coordination, and project landing engagement & support