1111人力銀行研發替代役專區 研發替代役專區

► 分頁查詢
搜尋更多工作
  • 收藏工作我的收藏
  • 目前排序:
  • 切換到列表  筆/每頁
  • 1171 / 13716 頁,共 274310 筆
  • 日期
  • 職務名稱
  • 工作地區
  • 4/29
  • TV系統設計工程師M1
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 2年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: 1. IC verification & development. 2. Driver development. 3. Customer support. 應徵條件: 1. 碩士以上;電機工程、電信工程、電控工程、電子工程、資訊工程、動力機械、自動控制、通訊工程相關科系畢業為主。 2. 具2年以上(1) SOC & Analog IP (2) Audio or video or 高速訊號相關經驗者為佳。

  • 4/29
  • IC Layout工程師R1
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: 1.Responsible for physical design, including fully custom layout and Auto Placement and Routing. 2.Verification and specification achieved. 應徵條件: 1.大學以上;電機, 電機與控制, 資訊科學, 自動控制, 通訊工程, 電信, 資訊工程, 電子相關科系畢業為主。 2.具相關工作經驗者為佳。 (MD1710005、MD1810021)

  • 4/29
  • IC Layout工程師C1
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: IC Fully Layout. 應徵條件: 1. 大學以上; 電機、電機與控制、電子等相關科系畢業為主。 2. 需會操作 Virtuoso XL/Mentor Calibre verification/Totem。 3. 具備 Fin-FET先進製程及 ESD、latch up、IR/EM相關知識。 4. 具 Mixed mode佈局相關經驗者尤佳。

  • 4/29
  • SoC實體設計工程師C1
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: 1. Physical implementation. 2. Hierarchical floorplan. 3. Auto Place&Route. 4. Clock tree synthesis. 5. signal integrity analysis. 6. static timing analysis. 7. dynamic power analysis. 8. physical verification. 9. APR flow development. 應徵條件: 1. 碩士以上; 電機工程、電子工程、資訊工程、資訊科學相關科系畢業為主。 2. 熟悉 Synopsys EDA tool, Cadence EDA tool, Mentor Graphic tool, C/C++/perl/tcl. 3. 熟悉 SunOS, Solaris, Windows. 4. 無經驗可,惟具 EDA tool development, IC Physical implementation, IC digital design and APR相關經驗者尤佳。

  • 4/29
  • Switch系統設計工程師C1
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 2年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: 1. GbE Switch product line for Switch/Broadband project. 2. 10G/5G/2.5G/1G PHY驗證。 應徵條件: 1. 大學以上;電機、電機與控制、自動控制、通訊工程、電信、電子相關科系畢業為主。 2. 具2年以上相關工作經驗者為佳。

  • 4/29
  • RF系統設計工程師R2
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 1年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: 1. RF系統驗證/模擬。 2. HFSS模擬。 3. Serdes系統驗證/模擬。 4. Jitter Budget分析。 5. RF System Algorithm & Calibration開發。 6. 自動化程式開發。 應徵條件: 1. 碩士以上; 電機工程、電信工程、電控工程、電子工程、資訊工程、資訊科學、自動控制、通訊工程相關科系畢業為主。 2. 熟悉 C, matlab, ADS, HFSS, SystemVue. 3. 熟悉 scope, specturm, signal generator. 4. 具1年以上下列相關經驗者為佳。 (1) 熟悉 RFIC驗證流程。 (2) 孰悉 RFIC架構。 (3) 具備 RF儀器使用知識。(spectrum/VSA/signal generator) (4) 具通訊系統概念。 (5) 具高頻訊號設計概念。 (6) 有 HFSS/ADS/systemVue使用經驗。

  • 4/29
  • 100G Ethernet Switch硬體系統設計工程師
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 2年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: Ethernet Switch硬體系統設計。 應徵條件: 1. 碩士以上; 電機工程、電信工程、電控工程、電子工程等相關科系畢業為主。 2. 熟悉 OrCAD, PowerPCB. 3. 具2年以上 10G/40G/100G Ethernet Switch硬體系統設計相關經驗者為佳。

  • 4/29
  • TV系統設計工程師M3
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 2年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: 1. HW System Verify, 2. HW customer support 3. HW FAE 應徵條件: 1. 大學以上;電機、電機與控制、自動控制、通訊工程、電信、電子、動力機械相關科系畢業為主。 2. 具2年以上所列經驗者為佳 a. TV HW customer support, b. PCB design/MP, TV IO support, c. EMC, EMI, Power安規經驗 (MD1450029、MD1510006)

  • 4/29
  • Ethernet數位IC設計工程師C1
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 1年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: 10G Server NIC MAC開發與驗證、後段整合,如: 1. Digital IC design. 2. Chip Integration. 3. FPGA verification. 應徵條件: 1. 碩士以上; 電機工程、電信工程、電子工程、通訊工程相關科系畢業為主。 2. 熟悉 Verilog, DCG, VCS, PrimeTime, Spyglass. 3. 精通英文。 4. 具相關經驗者為佳。

  • 4/29
  • Android軟體設計工程師
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 3年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: Android software application and system engineer. 應徵條件: 1. 熟悉 Android application開發,具 Android app客製化開發維護等經驗。 2. 熟悉 JAVA/C++。 3. 具 embedded system開發經驗為佳。 4. 熟悉 gerrit/git/jenkins系統。

  • 4/29
  • DDR驗證工程師
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: 1. DDR IP(Controller) Verification and Analysis. 2. PCB/Package Layout Review and Assistance. 3. Signal Integrity(訊號完整度) and Power Integrity(電源完整度) Basic Check and Analysis. 應徵條件: 1. 碩士以上; 電機、電信相關科系畢業為主。

  • 4/29
  • Ethernet Switch硬體系統資深工程師(PAM4 Serdes)
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 5年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: 200G/400G/800G Ethernet Switch硬體系統設計。 應徵條件: 1. 學士以上; 電機、電信、電控、電子、資訊、通訊等相關科系畢業為主。 1. 具5年以上高速 Ethernet Switch(200G/400G/800G/PAM4)硬體系統設計開發驗證經驗。 2. 熟悉高速訊號系統 NRZ與 PAM4 Serdes量測或模擬,與 compliance驗證流程之實務經驗。 3. 具制定與執行高速介面 NRZ/PAM4 serdes test plan之能力。 4. 具備機架式產品或伺服器/資料中心 module產品經驗尤佳。 5. 具備各種高速 Serdes介面,如 PCIE4.0/5.0/6.0、USB3.1/4.0之產品實作測試經驗尤佳。 6. 具備理解 IC內部不同介面運作原理、debug或參數調整能力尤佳。 7. 具備理解 PAM4 DSP架構運作原理與處理實務之能力尤佳。 8. 熟悉 OrCAD、PowerPCB/Allegro Layout。

  • 4/29
  • IC Layout工程師CT1
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 5年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: 1. 先進製程標準元件庫電路佈局。 2. 先進製程記憶體電路佈局。 3. 客製化IP電路佈局與實現。 4. Fully Layout environment、flow and utility build-up. 5. In-house PDK development. 應徵條件: 1. 大學或專科以上;科系不拘,電機、電機與控制、電信、電子、資工、資訊相關科系畢業為佳。 2. 具5年以上下列相關經驗者為佳: (1) 熟悉 Virtuoso XL/Laker Layout editor使用。 (2) 具備 Physical verification(DRC LVS)驗證與修正能力,先進製程尤佳。

  • 4/29
  • SRE工程師
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: 1. 負責設計、部署和維護 On-Premises k8s 叢集,確保其高可用性和可擴展性。 2. 監控 k8s 叢集的運行狀態,並針對問題進行及時處理和解決。 3. 建置自動化工具和腳本,以提高開發和運維效率。 4. 協助團隊進行 CI/CD 流程的建立和優化,以確保產品的快速交付和高品質。 5. 與開發團隊合作,協助解決各種與 k8s 相關的技術問題。 應徵條件: 1. 碩士以上; 資訊工程、資訊科學等相關科系畢業為主。 2. 具備良好的 Linux 系統管理和網絡知識,能夠快速定位和解決相關問題。 3. 具備相關的 k8s 叢集架設和維運經驗,熟悉 k8s 原理和核心組件。 4. 熟悉常用的 k8s 工具和相關生態系統,如 Helm、Kubernetes Operator等。 5. 熟悉 Ansible、Terraform、Jenkins 等相關自動化工具 6. 熟悉 Grafana、Prometheus、Loki 等相關監控工具 7. 具備 CI/CD 流程建設和優化經驗,理解 Docker、Git 和持續集成的基本概念。

  • 4/29
  • IC Layout工程師SI1
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: 負責 Physical design(APR & IC Fully Layout)。 應徵條件: 1. 碩士以上; 電機、電子、電機與控制、自動控制、計算機、微電子相關科系畢業為主。 2. 對 IC Layout有興趣者為佳,具3-5年以上相關工作經驗者尤佳。

  • 4/29
  • SSD系統設計工程師SI1
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 3年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: 1. SSD firmware design, customization and customer support. 2. PCIe/NVMe/SATA SSD system-level firmware integration & design. 3. Identify compatibility issues and validate solutions. 應徵條件: 1. SSD related product. 2. Good C/C++ programming and debugging skills.

  • 4/29
  • Fingerprint演算法開發工程師
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 2年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: 1. 開發指紋影像處理及辨識演算法 。 2. 模擬並確認演算法效能,並實現於多種運算平台。 3. 資料蒐集與設計實驗測試演算法結果。 4. 跨部門合作說明演算法架構。 應徵條件 1. 碩士以上; 電機電子工程、資訊工程相關系所為主。 2. 熟悉影像處理、電腦視覺、機器學習、影像匹配等知識。 3. 精通C/C++ 。 4. 具IC設計、半導體產業工作經驗者佳。

  • 4/29
  • (US) Sr. Field Application Engineer – Automotive Ethernet
  • 加利福尼亞州
  • 瑞昱半導體股份有限公司
  • 3年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • Job Description: 1. Locate in Taiwan and San Jose, California, US. It will be San Jose, California, US for the first two years. 2. Provide pre-sales and post-sales support. 3. Understand customer requirements, and deliver technical presentations, reports, documents, and technology demonstrations. 4. Support customer product development and design. 5. Support customer issue analysis and resolution. 6. On-site support for debugging or certification tests. 7. Cross-functional collaboration with Realtek internal resources. Experience: 1. M.S. or B.S. in Electrical Engineering or equivalent. 2. 3 to 5 years of progressive professional technical experience in IC design or related areas, direct experience in IC design house FAE is preferred. 4. Strong analytical and problem-solving skills. 5. Strong written/verbal communication and negotiation skills. 6. Being proactive and willing to take initiative. 7. Ability to work independently to achieve goals. 8. Ability to understand and explain technical issues and solutions to technical and non-technical personnel. 9. Medium or higher English skills.Mandarin (preferred) 10. Familiarity with Ethernet protocols will be a plus. 11. Familiarity with the Automotive ecosystem will be a plus. 12. Basic or higher Chinese skills will be a plus. 13. Experience of Linux will be a plus

  • 4/29
  • Audio amplifier PM
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 7年以上工作經歷,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: 1. Ability to analyze market and to understand customers‘ inquiry. 2. New product definition and roadmap planning of Audio amplifier. 3. Capability to process product/business strategy in market/ customers. 4. Cross team communication/cooperation with internal departments. 應徵條件: 1. 具獨立接洽客戶至量產及市場分析能力與經驗。 2. 具七年以上 IC廠主動元件相關 Sales/PM經驗,或是被動元件音訊 speak相關 Sales/PM經驗。 3. 英文口說溝通能力佳者佳。 4. 每季需配合出差。 5. 學歷不拘。

  • 4/29
  • Sound Engineer
  • 新竹市東區
  • 瑞昱半導體股份有限公司
  • 工作經歷不拘,學歷不拘,面議(經常性薪資達4萬元或以上)0 ~ 10 人次主動應徵
  • 工作項目: 1. Audio post-processing performance tuning. 2. Audio fine tuning for acoustic performance optimization. 3. Familiar with audio acoustic and electrical characteristic measurement and data analysis. 4. Application for acoustic performance improvement. 應徵條件: 1. 碩士以上; 電子、電機、資工等相關科系畢業為主。 2. 具下列任一條件者佳: (1) 具有音訊處理相關演算法經驗或濃厚興趣者。 (2) 熟悉錄音工程與播放工程者。 (3) 熟音訊編解碼理論者。 (4) 熟語音訊號處理者。 (5) 熟語音降噪、AEC、麥克風陣列者。 (6) 熟 DSP 與音訊處理者。 (7) 熟語音辨識演算法者。